# 실험결과 보고서 (4주차)

1. 설팅제일: Series - Parallel Combination Circuits & Series Circuits

## 2 台世界

7/ Series Circuits

- 1) 음이 병사는 이름하여 직열되는데서의 전투 및 진압을 구한다.
- 2) KVL章 직접 회오에 저를한다.
- Lt. Series-Parallel Combination Circuits
  - 1) 듣가 되로 개념을 이용하여 직理-법적 최종 본석을 간설나한다.
  - 2) याष्ट्र-पाय रेषे महिनाता लिन्दा त्यारे वार्यका विषय निर्माण

#### 3. 실험码补.

### 74、刘宝丘。



281. 对对组 档 班丘



### 나. 신청전차 및 장비 셋팅 (직명회로)

- 1) 2814 1195CH 40 EEE 7MET (PSEMIL). R,, R, R, R, E 375 560.0, 1,24.0, 26.0. 220.0000
- 2) R, ~ R4의 개범지방값을 흑잡한 후 전체 저항 R+를 제산한다
- 3) R= 主任相似 对对 查验 千 网络农山 4122cr.
- 4) 파워서른타이는 연결하고 15V를 불적시킨 후 전체 전투 Inf 음제하다.
- 5) Vab, Vbc, Vcd, Vde3 智姆門 에서자 후 실제측가な가 HIPITTY.
- り Del 72時 新 Zivrise = Zvdrop ol 되うなき 生むてん
- 1) node BE अधिमान अदा Vapon निष्ये KVLO व्यापि स्ट हलाया.

#### 다. 실험질차 및 장비 셋티 (직접-병열 본법 회준)

- 1) 파워서플데이단 재미원 체로 그렇고라 좋아! 회로드는 구시한다. 저렇은 3-4-11라 동일하다.
- 2) 각 저항을 측정한 수 Roth Rot 참육제가 공사는 여용해 등가 채우 계산비본다.
- 3) 총 저항 Rt는 계산 및 속자한 후 파티 서특가이는 변경한 후 V, , V13, V4 , Vs 등 측정 및 기부한다.
- 4) 전당 분배 범칙은 이용해 V1, V23, V4 등 , 음이 법칙은 이용해 It , V1 , V23 , V4 은 제산한 T1,
- 5) V23 1 (李小四) I2, I33 MYSH2 2 40 ILIH 같음은 Kalth

#### 라. 사용기구 및 부품

1) Hi! 45: 560A, 1.8KA, 2kA, 220A

2) IPH 4 = 21-9 및 DMM

3) 141545

## 마. 행덕한분당 내덕

1) 74年: 起行人,奇礼

习觉的主:正例对导的,DMM,对则

키용: 제산.

### 4. 실험결라.

#### 가, 실험 절라표

| Compaint | 到蒙     | 寺科技     |
|----------|--------|---------|
| R.       | 560N   | 24°U    |
| R2       | 1.1kA  | 1.752kA |
| R3       | 2kA    | 1.962KA |
| R4       | non    | 220sc   |
| RT       | 458KIL | 3.98ks  |

1263 7491 Table 1

|     | 29/234  | 李对张     |
|-----|---------|---------|
| IT  | 3.275 A | 3.8 m A |
| VAD | 1.8341  | 0.213V  |
| VBC | 5.8954  | 6.591   |
| Vcb | 6.550 V | 7.484   |
| Vpe | 0.7214  | 0.842 V |
| VT  | 151     | 15.23 V |

284. 지역보 Table 2

| Step 16. | Kirchhoff's Voltage Law (Measured Value)                                                                                                                   |
|----------|------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 7        | $\Sigma V_{rise} = V_{AB} + V_{BC} + V_{CD} + V_{DE} = 15.225 \text{ V}$                                                                                   |
|          | $\Sigma V_{rise} = V_{AB} + V_{BC} + V_{CD} + V_{DE} = 15.25 \text{ V}$<br>$\Sigma V_{dray} = V_{T} = 15.23 \text{ V},  \Sigma V_{rise} = \Sigma V_{dray}$ |
| 9        | V=I-ROIM I=0 => 760 7634:0                                                                                                                                 |
|          | Vopen = 15.22 V = VT : KVL 433                                                                                                                             |

그림 5. 직접 회로 Table 3

| Comprest | 到农     | 李阳家     |  |
|----------|--------|---------|--|
| R,       | 56°V   | 54oss   |  |
| Rz       | 1.8ks  | 1.752ks |  |
| R,       | 2kΩ    | 1.962KM |  |
| Ry       | 2201   | 2201    |  |
| Rzz      | 947 12 |         |  |

2266. 727- 427 \$13 Table 1

| + | . 7            |   |
|---|----------------|---|
|   | ,+I            |   |
| ÷ | <del>-</del> ] | т |

|   | - 1 |         | 1.5.47          |           | 22171       |  |
|---|-----|---------|-----------------|-----------|-------------|--|
|   |     | •       | Voltage Divider | Chais LaW | 寺智敬         |  |
|   |     | RT      | 1.727ks         | ×         | 1.198 KSL   |  |
|   | 1   | IT.     | 11/11/11/11     | 6.948mA   | 111/1/1/11. |  |
|   |     | $V_{i}$ | 3.8914          | 3.891V    | 0.566 V     |  |
| 3 |     | V2.3    | 6.580V          | 6.580V    | 9.390       |  |
| т |     | V4      | 1.5291          | 1.529V    | 2.72V       |  |
|   | Y.  | I2      | 11/1/1/         | 3.656-A   | 11/1/11     |  |
|   | 1   | 1,      | 11/11/1         | 3.29 mA   | 1/////      |  |
|   |     | Vs      | /2.0V           | 12.0V     | 12.18 V     |  |
|   | 1   |         |                 |           |             |  |

1217. 77-1879 EIZ Table 2



그림 8. 직렬회로  $R_{\rm l}$  측정  $[0.54{\rm k}\Omega]$ 



그림 9. 직렬회로  $R_T$  측정 [3.98k $\Omega$ ]



그림 10. 직렬 회로  $I_T$  측정 [3.8mA]



그림 11. 직렬 회로  $V_{AB}$  측정  $\left[0.213\mathrm{V}\right]$ 



그림 12. 직렬-병렬 회로  $R_T$  측정 [1.198k $\Omega$ ]



그림 13. 직렬-병렬 회로  $V_1$  측정 [0.566V]



그림 14. 직렬-병렬 회로  $V_{2,3}$  측정 [9.39V]



그림 15. 직렬-병렬 회로  $V_S$  측정 [12.18V]

#### **EVALUATION AND REVIEW QUESTIONS:**

1. Why doesn't the starting point for summing the v1oltages around a closed loop make any difference?

이 되기 때문에 계산 시작 지정은 어디를 두면 사라 많다

2. Kirchhoff's voltage law applies to any closed path, even one without current. How did the result of step 9 show that this is true?

hode b를 오픈하면 V=I×R이시 , 전투가 0이오 제1821 과제 당이 전에 가라는 당이지나 바다 하다 수지 전에 (15.22V)이 그대로 속자되어 이노 된 KVLOI 서리함은 ejolistic.

3. Based on the result you observed in step 9, what voltage would you expect in a 120 V circuit across an open (blown) fuse?

위에 인당한 바라 감기 철어전하인 12.0V가 2대를 측정된 것이다.

4. Use Kirchhoff's voltage law to find  $V_X$  in Figure 7.



5. A 10  $\Omega$  resistor is in series with a bulb and a 12 V source.

- (a) If 8 V is across the bulb, what voltage is across the resistor?

  (b) What is the current in the circuit?

  (c) What is the resistance of the bulb?  $\frac{gv}{0.4A} = 20.$
- 6. A student wishes to limit the current to an LED (light-emitting diode) to 10.0 mA. The source voltage is +5 V and the diode drops 1.8 V.
- (a) What value resistance is required? 320 A
- (b) What power is dissipated in the resistor? <u>0.032W</u>

#### **EVALUATION AND REVIEW QUESTIONS:**

- 1. The voltage divider rule was developed for a series circuit, yet it was applied to the circuit in Figure 2.
  - (a) Explain.
- (b) Could the voltage divider rule be applied to the circuit in Figure 3? Explain your answer.
  - (0) 방사제방 계산로 비전구 무역인 사람들은 경험을 만나라면 작용가입니다

3. Show the application of Kirchhoff's current law to the junction of  $R_2$  and  $R_4$  of the circuit in Figure 3.

- 4. In the circuit of Figure 3, assume you found that  $I_T$  was the same as the current in  $R_3$  and  $R_4$ .
  - (a) What are the possible problems?
  - (b) How would you isolate the specific problem?

5. The circuit in Figure 6 has three equal resistors.



Figure 6

6. What basic rules determine if two resistors in a series-parallel combination circuit are connected in series or in parallel?

voltage divider rule 및 岩비 비가, KCL, KVL 이 적程인다.

### 다. 胜 및 呼及到

- 기 직접 퇴로 실험에서 전체 지참 RT를 수재한 진라 3.98k 요이 나왔는데, 이는 지참 R2R4의 표기 잡은 모두 다한 집인 4.474k 요, 두 대한 집인 비용성을 때 문 다한 집인 보고 사용하는 비용성을 때 문 사용 보였다. 지금에는 메시에 문제가 아니가 생각되지 교체를 해놓는나 똑같았고 보건으로 만든 목을 지었다. 지금에 보고 지금 기상으로 전혀 지었다.
- 기 지전- 병열 환경 회로 실험에서 VoHage Pivider 제사식 이용은 위해 방법된 전자인  $R_2$ 가  $R_3$ 를 합성제함  $(R_a)$  시 :  $R_a = \frac{R_1 R_2}{R_1 + R_2}$  를 이용해  $\mathcal{L}_{23}$ 는 94기요 이 지역 자랑은 지원했다. 본러 실험에서는 계산된 참석제가 많고 동일 및 최나의 지않으로 회회하여 기로는 수거리라되어 있으나, 조건에 맞는 지방은 본유내는 있지 않아 제상  $R_2$ ,  $R_3$ 는 94일으로 기계는 가나의 제상이가 시작하는 실생은 진행했다.
- 3) 지열-병단 혼합 보존실험에서  $V_1$ 과  $V_{3,2}$ ,  $V_4$ 를 각자  $V_0$ /kge bivider 2+ 장이 병각을 이용하 계산한 값이 시즌 역사하는 것은 확인한 수 있었다. 이는  $V_0$ /kge  $V_1$ /kge  $V_1$ /kge  $V_2$ /kge  $V_3$ /kge  $V_1$ /kge  $V_2$ /kge  $V_3$ /kge  $V_4$ /kge  $V_2$ /kge  $V_3$ /kge  $V_4$ /kge
- 4) 전기에에 , 지원회로 실상에서는 이 나는 라 아무지 보는 모든 사시나이 생각하는 확인하였다. 지역 방법 보는 기업 기업 이 등에 보았는 함은 건소와 한 수 있었으며 다고 다 그 다 는 학자에 보는 사건이 생각 등 보다는 건소와 한 수 있었으며 다고 다 는 학자에 보다고 사건이 생각 등 기업 수 있었다.